姓名:程军
职称:副教授
研究方向:数模混合集成电路设计、嵌入式MCU设计、卷积神经网络硬件加速器FPGA设计和实现等
邮箱:jcheng@xjtu.edu.cn
个人主页:http://gr.xjtu.edu.cn/web/jcheng
1、 个人简介:
程军,男,福建省连江县人,微电子学与固体电子学专业副教授。
1991年7月毕业于物理系应用物理专业,获理学学士学位,1994年7月在中国科学院西安光机所电子、离子和真空物理专业获得理学硕士学位;2004年5月在获得微电子学与固体电子学博士学位;2008年,赴比利时IMEC,数字集成电路进修班进修。现任“国家集成电路人才培养基地”副主任,微电子学院副院长。
2、研究领域或方向:
主要研究方向为数模混合集成电路设计、嵌入式MCU设计、卷积神经网络硬件加速器FPGA设计和实现,主要从事ADC和DAC等数模混合集成电路的设计和研究。包括:基于数字校准技术的模数转换器电路和数模转换器电路、电源管理模拟集成电路、锁相环电路、“核高基”重大专项“数字电视SoC芯片开发与产业化”中的子课题“视频AFE IP核的开发”。近年来,从事航空发动机数字控制系统的嵌入式MCU设计和接口电路FPGA设计、卷积神经网络硬件加速器的FPGA设计和实现。发表过近二十篇论文,编著和翻译教材4部。
3、正在或曾经承担的科研项目:
(1) “工业级多模智能感知系统关键技术与边云协同应用”,广东省重点领域研发计划项目,2020/1~2022/12
(2) “XXX-146G控制器接口CPLD设计”,中国航发南方工业有限公司项目,2021/1~2021/12
(3) “某芯片汇编测试与验证”,中国南方航空工业(有限)公司项目,2015/11~2018/12
(4) “某MCU芯片指令集提取”,中国南方航空工业(有限)公司项目,2012/11~2015/11
(5) 核高基重大专项“数字电视SoC芯片开发与产业化”中的子课题项目“数字电视关键IP核设计与验证”的研究工作,视频AFE IP核设计与验证,2009/1~2013/6;
(6) “高速高精度ADC误差建模和非线性误差数字校准算法”,中国电子科技总公司第24研究所项目,时间2011年1月~2012年12月;
(7) “高效率电源管理电路关键核心技术研究”,西安迈鑫半导体有限公司项目,时间2011年1月~2014年1月;
4、获奖情况及科研成果:
主要论文:
(1) Shuo Yang, Jun Cheng*, Pei Wang, Variable-amplitude dither-based digital background calibration algorithm for linear and high-order nonlinear error in pipelined ADCs, Microelectronics Journal, 41(2010) 403-410; SCI 11380726 ;
(2) Yanzhao Ma, Jun Cheng*, Guican Chen. A high efficiency current mode step-up/step-down DC-DC converter with smooth transition[C]. IEEE International Conference on ASIC. 2011: 120-123.(EI);
(3) 程军,赵海龙,陈贵灿,基于CSD编码遗传算法的FIR滤波器优化设计,电路与系统学报,v.14, n.5, p126-130, 2009年10月;
(4) 杨骁,陈贵灿,程军,一种宽带双采样SD调制器结构及其系统仿真,系统仿真学报,v.21,n.6,p1706-1709,2009年3月;
(5) 杨骁,陈贵灿,程军,张鸿,一种新型两通道时间交织高阶ΣΔ调制器,西安电子科技大学学报,v. 36, n. 2, p359-365, 2009年4月;(EI: 20090311859938)
(6) Hong Zhang, Xunwei Weng, Yongliang Chen, Xue Li, Jun Cheng*, and Ruzhang Li, "A Differential Voltage Reference Generator for Pipelined ADCs", 2012 IEEE 11th International Conference on Solid-State and Integrated Circuit Technology Oct. 29- Nov. 1, 2012, Xi’an, China.
(7) Shuang Zhu, Hong Zhang*, Xue Li, Dong Li, Zhenhai Chen, and Jun Cheng, "A PVT Insensitive BCT Circuit with Replica Calibration for High Speed Charge-Domain Pipelined ADCs", 2012 IEEE 11th International Conference on Solid-State and Integrated Circuit Technology Oct. 29- Nov. 1, 2012, Xi’an, China.
(8) Jun Cheng, Liang Si, Hong Zhang*, Xunwei Weng, Zhenhai Chen, and Zhenjia Pu, "A Low-Power Clock Generator Based on Digital DLL for High Speed Pipelined ADCs", 2012 IEEE 11th International Conference on Solid-State and Integrated Circuit Technology Oct. 29- Nov. 1, 2012, Xi’an, China.
(9) Hong Zhang, Xue Li, Yongliang Chen, Jun Cheng*, "A Switched-Capacitor Programmable-Gain Amplifier for High-Definition Video Analog Front-Ends ", 2012 IEEE 11th International Conference on Solid-State and Integrated Circuit Technology Oct. 29- Nov. 1, 2012, Xi’an, China.
(10) Jia, Huayu; Chen, Guican; Cheng, Jun; Zhang, Hong; Shen, Lei, “A digital calibration technique of pipelined analog-to-digital converter”, Journal of Xi'an Jiaotong University, (EI: 20083711541286).
编写教材:
(1) 陈贵灿,邵志标,程军,林长贵,《CMOS集成电路设计》,出版社,2000年2月;
(2) 陈贵灿,张瑞智,程军,《大规模集成电路设计》,高等教育出版社,2005年7月;
(3) Behzad Razavi著,陈贵灿,程军,张瑞智译,《模拟CMOS集成电路设计》,出版社,2003年2月;
(4) Franco Maloberti著,程军,陈贵灿等译,《数据转换器》,出版社,2013年7月;
申请专利:
(1) 程军、冯丹、梅魁志,基于点云配准ICP算法构建K-D树的方法,发明专利,专利号:ZL201910340982.X
(2) 程军、杨剑凌、常蕃、梅魁志、杨栋,一种高精度振动信号采集及处理系统,发明专利,专利号:ZL202010044049.2
(3) 程军、张津锐、梅魁志等,基于FPGA和行输出优先的卷积神经网络实现方法、系统及装置,发明专利,专利号:ZL201910323955.3
(4) 程军、朱印涛、梅魁志等,一种基于软硬件结合方式的大容量快速NandFlash存储实现方法,发明专利,专利号:ZL202010044024.2
(5) 程军、于鹤杰、梅魁志,一种适用于专用处理器的多调试模式电路及其监测仿真方法,发明专利,专利号:ZL201910244565.7
(6) 程军、马振、董磊、张鸿,一种电压模控制DC-DC模式自动转换电路,发明专利,专利号:ZL201310180385.X
5、指导研究生和本科生情况:
每年招收4个工程硕士研究生,指导4个本科毕业设计。
6、联系方式:
电话:13152019368,微信同号
邮箱:jcheng@xjtu.edu.cn